This HTML5 document contains 69 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dcthttp://purl.org/dc/terms/
dbohttp://dbpedia.org/ontology/
n29http://www.research.ibm.com/journal/rd/494/
foafhttp://xmlns.com/foaf/0.1/
n23http://commons.dbpedia.org/resource/Category:
dbpedia-huhttp://hu.dbpedia.org/resource/
dbpedia-eshttp://es.dbpedia.org/resource/
n10http://g.co/kg/m/
dbpedia-ruhttp://ru.dbpedia.org/resource/
dbpedia-ukhttp://uk.dbpedia.org/resource/
rdfshttp://www.w3.org/2000/01/rdf-schema#
category-frhttp://fr.dbpedia.org/resource/Catégorie:
dbpedia-pthttp://pt.dbpedia.org/resource/
n12http://fr.dbpedia.org/resource/Modèle:
n6http://fr.dbpedia.org/resource/Fichier:
n15http://commons.wikimedia.org/wiki/Special:FilePath/
dbpedia-nohttp://no.dbpedia.org/resource/
wikipedia-frhttp://fr.wikipedia.org/wiki/
n32http://fr.dbpedia.org/resource/Modèle:Traduction/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
dbpedia-arhttp://ar.dbpedia.org/resource/
owlhttp://www.w3.org/2002/07/owl#
dbpedia-ithttp://it.dbpedia.org/resource/
n13http://ma-graph.org/entity/
n24http://www.realworldtech.com/
dbpedia-frhttp://fr.dbpedia.org/resource/
prop-frhttp://fr.dbpedia.org/property/
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
dbrhttp://dbpedia.org/resource/
wikidatahttp://www.wikidata.org/entity/
dbpedia-nlhttp://nl.dbpedia.org/resource/
dbpedia-jahttp://ja.dbpedia.org/resource/

Statements

Subject Item
dbpedia-fr:POWER5
rdfs:label
POWER5 باور5 POWER5 POWER5 POWER5
rdfs:comment
POWER5 est un microprocesseur développé par IBM. C'est une variante améliorée du processeur POWER4. Les modifications principales sont le support du Simultaneous Multi Threading (SMT) et un intégré à la puce. Chaque CPU traite 2 processus; comme c'est un microprocesseur multi-cœur, avec 2 CPU physiques, chaque puce traite 4 processus logiques. Le POWER5 peut être fabriqué en DCM, avec un processeur double cœur par module, ou en , avec 4 puces double cœur par module. Le POWER5+, présenté au troisième trimestre 2005, est en QCM, avec 2 puces double cœur.
owl:sameAs
dbpedia-hu:POWER5 n10:03s0vb n13:2777051234 dbpedia-no:POWER5 dbpedia-nl:POWER5 dbpedia-pt:POWER5 dbpedia-es:POWER5 dbpedia-it:POWER5 dbr:POWER5 dbpedia-uk:POWER5 n23:POWER5_microprocessors dbpedia-ar:باور5 dbpedia-ru:POWER5 dbpedia-ja:POWER5 wikidata:Q2291202
dbo:wikiPageID
3445930
dbo:wikiPageRevisionID
175592061
dbo:wikiPageWikiLink
dbpedia-fr:Processus_(informatique) n6:Power5.jpg dbpedia-fr:Module_multipuce dbpedia-fr:IBM category-fr:Matériel_IBM dbpedia-fr:System_p category-fr:Processeur_64_bits dbpedia-fr:System_i dbpedia-fr:Contrôleur_de_bus n6:Power5+.jpg dbpedia-fr:Infoprint dbpedia-fr:POWER4 dbpedia-fr:Bull_(entreprise) dbpedia-fr:Simultaneous_multithreading dbpedia-fr:IBM_POWER dbpedia-fr:Microprocesseur_multi-cœur dbpedia-fr:PowerPC dbpedia-fr:Processeur_vectoriel dbpedia-fr:POWER6 dbpedia-fr:IBM_ViVA dbpedia-fr:DCM category-fr:Produit_lancé_en_2004 dbpedia-fr:IBM_System_Storage category-fr:Architecture_Power dbpedia-fr:Top500 dbpedia-fr:Microprocesseur dbpedia-fr:Die_(circuit_intégré)
dbo:wikiPageExternalLink
n24:page.cfm%3FArticleID=RWT100404214638 n29:sinharoy.html
dbo:wikiPageLength
2799
dct:subject
category-fr:Produit_lancé_en_2004 category-fr:Matériel_IBM category-fr:Architecture_Power category-fr:Processeur_64_bits
prop-fr:wikiPageUsesTemplate
n12:En n12:Portail n12:Palette n32:Référence
prov:wasDerivedFrom
wikipedia-fr:POWER5?oldid=175592061&ns=0
foaf:depiction
n15:Power5.jpg n15:Power5+.jpg
dbo:thumbnail
n15:Power5.jpg?width=300
foaf:isPrimaryTopicOf
wikipedia-fr:POWER5
dbo:abstract
POWER5 est un microprocesseur développé par IBM. C'est une variante améliorée du processeur POWER4. Les modifications principales sont le support du Simultaneous Multi Threading (SMT) et un intégré à la puce. Chaque CPU traite 2 processus; comme c'est un microprocesseur multi-cœur, avec 2 CPU physiques, chaque puce traite 4 processus logiques. Le POWER5 peut être fabriqué en DCM, avec un processeur double cœur par module, ou en , avec 4 puces double cœur par module. Le POWER5+, présenté au troisième trimestre 2005, est en QCM, avec 2 puces double cœur. Plusieurs processeurs POWER5 peuvent être couplés ensemble dans les systèmes les plus puissants pour se comporter comme un seul processeur vectoriel en utilisant une technologie appelée , Virtual Vector Architecture. IBM utilise les processeurs POWER5 dans ses famille de serveurs System p et System i, ainsi que comme contrôleur dans les imprimantes haut de gamme et les serveurs de stockage . Bull utilise aussi des POWER5 dans ses serveurs Escala. Plusieurs ordinateurs Hitachi SR11000 avec plus de 128 processeurs POWER5+ figurent parmi les superordinateurs du en 2007. Support quad-cores pour les serveurs IBM System p5 : * IBM System p5 510Q * IBM System p5 520Q * IBM System p5 550Q * IBM System p5 560Q
dbo:followedBy
dbpedia-fr:POWER6
dbo:follows
dbpedia-fr:POWER4