This HTML5 document contains 35 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n13http://g.co/kg/g/
dcthttp://purl.org/dc/terms/
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
rdfshttp://www.w3.org/2000/01/rdf-schema#
category-frhttp://fr.dbpedia.org/resource/Catégorie:
n10http://fr.dbpedia.org/resource/Modèle:
wikipedia-frhttp://fr.wikipedia.org/wiki/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
owlhttp://www.w3.org/2002/07/owl#
dbpedia-frhttp://fr.dbpedia.org/resource/
prop-frhttp://fr.dbpedia.org/property/
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
wikidatahttp://www.wikidata.org/entity/

Statements

Subject Item
dbpedia-fr:LPDDR3
rdfs:label
LPDDR3
rdfs:comment
La LPDDR3 est un format de mémoire pour périphérique basse consommation, évolution des normes LPDDR et LPDDR2, dont le standard a été publié en mai 2012 par le JEDEC sous la dénomination « JESD209-3 Low Power Memory Device Standard ». LPDDR3 offre un débit de donnée plus important que LPDDR2, ainsi qu'une plus grande largeur de bande, une plus grande efficacité énergétique et une plus grande densité de la mémoire. LPDDR3 atteint un débit de données de 1600 MT/s et utilise des nouvelles technologies importantes : write-leveling et command/address training, la terminaison sur circuit (en anglais, on-die termination, ODT), et des entrées sorties à faible capacité (dans le sens électronique du terme). LPDDR3 supporte à la fois les types package-on-package (PoP) et discrete packaging.
owl:sameAs
wikidata:Q16651575 n13:12nvp523f
dbo:wikiPageID
7280416
dbo:wikiPageRevisionID
178326127
dbo:wikiPageWikiLink
category-fr:Mémoire_informatique dbpedia-fr:Joint_Electron_Device_Engineering_Council dbpedia-fr:Allwinner_Technology dbpedia-fr:Samsung_Galaxy_S4 dbpedia-fr:Système_sur_une_puce dbpedia-fr:Mémoire_flash dbpedia-fr:Nexus_10 dbpedia-fr:SO-DIMM dbpedia-fr:Mémoire_vive_dynamique dbpedia-fr:LPDDR dbpedia-fr:Samsung_Electronics dbpedia-fr:Exynos dbpedia-fr:Qualcomm_Snapdragon dbpedia-fr:LPDDR2 dbpedia-fr:Qualcomm
dbo:wikiPageLength
4565
dct:subject
category-fr:Mémoire_informatique
prop-fr:wikiPageUsesTemplate
n10:Portail n10:Palette n10:Références n10:E n10:Ébauche n10:, n10:À_wikifier n10:Date- n10:Unité
prov:wasDerivedFrom
wikipedia-fr:LPDDR3?oldid=178326127&ns=0
foaf:isPrimaryTopicOf
wikipedia-fr:LPDDR3
dbo:abstract
La LPDDR3 est un format de mémoire pour périphérique basse consommation, évolution des normes LPDDR et LPDDR2, dont le standard a été publié en mai 2012 par le JEDEC sous la dénomination « JESD209-3 Low Power Memory Device Standard ». LPDDR3 offre un débit de donnée plus important que LPDDR2, ainsi qu'une plus grande largeur de bande, une plus grande efficacité énergétique et une plus grande densité de la mémoire. LPDDR3 atteint un débit de données de 1600 MT/s et utilise des nouvelles technologies importantes : write-leveling et command/address training, la terminaison sur circuit (en anglais, on-die termination, ODT), et des entrées sorties à faible capacité (dans le sens électronique du terme). LPDDR3 supporte à la fois les types package-on-package (PoP) et discrete packaging. L'encodage des commandes est identique à LPDDR2, et utilise donc un bus CA à débit de données double sur 10 bits. Malgré cela, le standard ne spécifie que de la DRAM prechargée 8n, et n'inclut pas les commandes de la mémoire flash. LPDDR3 est arrivé dans les produits du commerce en 2013, les premiers produits à l'utiliser incluaient alors le Macbook Air 2013, le Nexus 10, le Xiaomi Mi3 et le Samsung Galaxy S4(GT-I9500). Elle fonctionne à une fréquence de 800 MHz DDR (1600 MT/s), et offrant une largeur de bande comparable à la SO-DIMM (mémoire pour ordinateurs portables) PC3-12800 de 2011 (12,8 Go/s de largeur de bande). Pour atteindre réellement ces débits, les contrôleurs de mémoire doivent être capable de gérer le double canal. C'est le cas par exemple de l'Exynos 5 Octa Samsung Electronics introduit le premier module LPDDR3 de 4 Go en 20 nm, capable de transmettre les données jusqu'à 2133 Mbit/s par broche, plus du double des performances de la génération précédente des LPDDR2 qui n'était capable que de transmettre 800 Mbit/s. Les SoCs de différents fabricants supportent également nativement la RAM LPDDR3 à 800 MHz. Cela inclut notamment les Snapdragon 600 et 800 de Qualcomm, ainsi que quelques SoCs Exynos de Samsung , certains SoC AllWinner et la 6e Genération Intel Core M.