About: dbpedia-fr:Design_for_testability     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : owl:Thing, within Data Space : fr.dbpedia.org associated with source document(s)

AttributesValues
rdfs:label
  • Design for testability (fr)
rdfs:comment
  • Design for Testability, très approximativement traduisible par Conception pour le Test ou l'Analyse. Le terme Design for Testability (ou DfT) est un terme utilisé en conception de composants électroniques complexes (notamment microprocesseur, mémoire vive…). Celui-ci représente la prise en compte lors du développement (ou Design) de telles puces de deux facteurs: Ces considérations se transforment généralement en modes de test (auxquels on accède par une combinaison précise aux entrées ou Inputs de la puce) qui modifient le fonctionnement normal du composant. (fr)
sameAs
Wikipage page ID
Wikipage revision ID
dbo:wikiPageWikiLink
page length (characters) of wiki page
dct:subject
prop-fr:wikiPageUsesTemplate
prov:wasDerivedFrom
foaf:isPrimaryTopicOf
has abstract
  • Design for Testability, très approximativement traduisible par Conception pour le Test ou l'Analyse. Le terme Design for Testability (ou DfT) est un terme utilisé en conception de composants électroniques complexes (notamment microprocesseur, mémoire vive…). Celui-ci représente la prise en compte lors du développement (ou Design) de telles puces de deux facteurs: * La possibilité de faciliter l’analyse dans le cas d’un mauvais fonctionnement du composant. Cette analyse permettant ainsi de modifier le design ou les méthodes de fabrication (ou Process) pour obtenir des puces parfaitement fonctionnelles. * La réduction du temps nécessaire à tester la fonctionnalité de chaque composant lors de la production de masse. En effet, la complexité des puces amène souvent le fabricant à vérifier le bon fonctionnement de chaque puce. Le prix des équipements de test est tel que le coût du test par composant est loin d’être négligeable. L’intérêt est donc de diminuer ce temps de test pour réduire l’équipement nécessaire tout en gardant ou augmentant la production. Ces considérations se transforment généralement en modes de test (auxquels on accède par une combinaison précise aux entrées ou Inputs de la puce) qui modifient le fonctionnement normal du composant. Ces modes de test ne sont, en principe, pas accessibles (car pas communiqués ou spécifiés comme ‘Ne pas utiliser’) par les utilisateurs. Un exemple typique serait de modifier le comportement d’une patte (ou Pin) de la puce pour pouvoir mesurer un voltage interne à celle-ci qui ne serait pas accessible en mode utilisateur. * Portail de l’électricité et de l’électronique (fr)
is dbo:wikiPageWikiLink of
is Wikipage redirect of
is oa:hasTarget of
is foaf:primaryTopic of
Faceted Search & Find service v1.16.111 as of Oct 19 2022


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3234 as of May 18 2022, on Linux (x86_64-ubuntu_bionic-linux-gnu), Single-Server Edition (39 GB total memory, 9 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software