{
  "http://fr.dbpedia.org/resource/Streaming_SIMD_Extension_3" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] ,
    "http://dbpedia.org/ontology/wikiPageRedirects" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/tag/NlFrResource" : { "http://www.w3.org/ns/oa#hasTarget" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/3DNow!" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/AMD64" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/AMD_Athlon_II" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/AMD_FX" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/AMD_Phenom_II" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/AMD_Sempron" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/AMD_Turion" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/AltiVec" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Athlon_64" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Athlon_64_FX" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Athlon_64_X2" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Athlon_X4" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Centrino" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Fonction_intrins\u00E8que" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Intel_Core_i5" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Intel_Core_i7" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] ,
    "http://fr.dbpedia.org/property/architecture" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Intel_Core_i9" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Jeu_d'instructions_MMX" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Jeu_d'instructions_x86" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Liste_des_microprocesseurs_AMD_Athlon_64" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Liste_des_microprocesseurs_AMD_Sempron" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Liste_des_microprocesseurs_Intel" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Liste_des_microprocesseurs_Intel_Celeron" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Liste_des_mod\u00E8les_de_Xeon" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/OpenCL" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Pentium_4-M" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/SSE3" : { "http://www.w3.org/2000/01/rdf-schema#label" : [ { "type" : "literal", "value" : "Streaming SIMD Extensions 3" , "lang" : "de" } ,
      { "type" : "literal", "value" : "SSE3" , "lang" : "fr" } ,
      { "type" : "literal", "value" : "SSE3" , "lang" : "ru" } ,
      { "type" : "literal", "value" : "SSE3" , "lang" : "es" } ,
      { "type" : "literal", "value" : "SSE3" , "lang" : "nl" } ] ,
    "http://www.w3.org/2000/01/rdf-schema#comment" : [ { "type" : "literal", "value" : "SSE3, connu aussi par son nom de code interne Prescott New Instructions (PNI), est la troisi\u00E8me g\u00E9n\u00E9ration du jeu d'instructions SSE pour l'architecture IA-32. Intel a introduit SSE3 au d\u00E9but de l'ann\u00E9e 2004 avec la version Prescott de son processeur Pentium 4. En avril 2005, AMD a introduit un sous-ensemble de SSE3 dans la r\u00E9vision E de leur processeur Athlon 64 (Venice et San Diego). Leur jeu d'instructions SIMD pour la plate-forme x86, du plus ancien au plus r\u00E9cent, sont MMX, 3DNow! (d\u00E9velopp\u00E9 par AMD), SSE et SSE2." , "lang" : "fr" } ] ,
    "http://www.w3.org/2002/07/owl#sameAs" : [ { "type" : "uri", "value" : "http://pl.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://www.wikidata.org/entity/Q1152888" } ,
      { "type" : "uri", "value" : "http://ma-graph.org/entity/14932570" } ,
      { "type" : "uri", "value" : "http://es.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://zh.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://g.co/kg/m/02h6lw" } ,
      { "type" : "uri", "value" : "http://ru.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://nl.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://uk.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://fa.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://hu.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://de.dbpedia.org/resource/Streaming_SIMD_Extensions_3" } ,
      { "type" : "uri", "value" : "http://no.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://it.dbpedia.org/resource/SSE3" } ,
      { "type" : "uri", "value" : "http://ko.dbpedia.org/resource/SSE3" } ] ,
    "http://dbpedia.org/ontology/wikiPageID" : [ { "type" : "literal", "value" : 539710 , "datatype" : "http://www.w3.org/2001/XMLSchema#integer" } ] ,
    "http://dbpedia.org/ontology/wikiPageRevisionID" : [ { "type" : "literal", "value" : 178213866 , "datatype" : "http://www.w3.org/2001/XMLSchema#integer" } ] ,
    "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Processeur_de_signal_num\u00E9rique" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Turion_64_X2" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/2004_en_informatique" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Cat\u00E9gorie:Jeu_d'instruction_x86" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/3DNow!" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/NetBurst" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Intel" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Single_instruction_multiple_data" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Centaur_Technology" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Efficeon" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Transmeta" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/VIA_C7" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Athlon_64" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Celeron" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Advanced_Micro_Devices" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/AMD_Sempron" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/AMD_Turion" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Cat\u00E9gorie:SIMD" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Pentium_4" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/AMD_Opteron" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Coprocesseur" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/VIA_Technologies" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Trois_dimensions" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Streaming_SIMD_Extension_2" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Streaming_SIMD_Extensions" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Athlon_64_X2" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Intel_Core" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/X86" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Intel_Atom" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Xeon" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Pentium_D" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Pentium_Dual-Core" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Jeu_d'instructions_MMX" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Jeu_d'instructions" } ] ,
    "http://dbpedia.org/ontology/wikiPageLength" : [ { "type" : "literal", "value" : "4074" , "datatype" : "http://www.w3.org/2001/XMLSchema#nonNegativeInteger" } ] ,
    "http://purl.org/dc/terms/subject" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Cat\u00E9gorie:Jeu_d'instruction_x86" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Cat\u00E9gorie:SIMD" } ] ,
    "http://fr.dbpedia.org/property/wikiPageUsesTemplate" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Mod\u00E8le:..." } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Mod\u00E8le:Date" } ,
      { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Mod\u00E8le:Portail" } ] ,
    "http://www.w3.org/ns/prov#wasDerivedFrom" : [ { "type" : "uri", "value" : "http://fr.wikipedia.org/wiki/SSE3?oldid=178213866&ns=0" } ] ,
    "http://xmlns.com/foaf/0.1/isPrimaryTopicOf" : [ { "type" : "uri", "value" : "http://fr.wikipedia.org/wiki/SSE3" } ] ,
    "http://dbpedia.org/ontology/basedOn" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Streaming_SIMD_Extensions" } ] ,
    "http://dbpedia.org/ontology/abstract" : [ { "type" : "literal", "value" : "SSE3, connu aussi par son nom de code interne Prescott New Instructions (PNI), est la troisi\u00E8me g\u00E9n\u00E9ration du jeu d'instructions SSE pour l'architecture IA-32. Intel a introduit SSE3 au d\u00E9but de l'ann\u00E9e 2004 avec la version Prescott de son processeur Pentium 4. En avril 2005, AMD a introduit un sous-ensemble de SSE3 dans la r\u00E9vision E de leur processeur Athlon 64 (Venice et San Diego). Leur jeu d'instructions SIMD pour la plate-forme x86, du plus ancien au plus r\u00E9cent, sont MMX, 3DNow! (d\u00E9velopp\u00E9 par AMD), SSE et SSE2." , "lang" : "fr" } ] ,
    "http://dbpedia.org/ontology/isPartOf" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/Intel_64" } ] } ,
  "http://fr.dbpedia.org/resource/SSE4" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/SSE5" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/SSSE3" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/SWAR" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Single_instruction_multiple_data" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Socket_939" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Streaming_SIMD_Extension_2" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Streaming_SIMD_Extensions" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Turion_64_X2" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/VIA_Nano" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/X265" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/X86" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Xeon" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/resource/Yonah" : { "http://dbpedia.org/ontology/wikiPageWikiLink" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/tag/DeFrResource" : { "http://www.w3.org/ns/oa#hasTarget" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/tag/EsFrResource" : { "http://www.w3.org/ns/oa#hasTarget" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/tag/RuFrResource" : { "http://www.w3.org/ns/oa#hasTarget" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.wikipedia.org/wiki/SSE3" : { "http://xmlns.com/foaf/0.1/primaryTopic" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] } ,
  "http://fr.dbpedia.org/tag/WdtFrResource" : { "http://www.w3.org/ns/oa#hasTarget" : [ { "type" : "uri", "value" : "http://fr.dbpedia.org/resource/SSE3" } ] }
}
